必典考网
查看所有试题
  • 脉冲整形电路没有()。

    脉冲整形电路没有()。与4位串行进位加法器比较,使用超前进位全加器的目的是()。以下各电路中,()可以产生脉冲定时。基本RS触发器可用于()。将十进制数的10个数字0~9编成二进制代码的电路称为()A.多谐振荡
  • 把一个五进制计数器与一个四进制计数器串联可得到()进制计数器

    把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。衡量A/D和D/A转换器性能优劣主要指标是()。,数制实际上指的是数的进位制,下列哪些属于数制的种类。()。BCD码是用于表示十进制数的二进制代码,
  • 用二进制异步计数器从0做加法,计到十进制数178,则最少需要()

    用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。七段译码器74LS47的输入是4位(),输出是七段反码。双积分A/D转换器转换时间大约在()的范围内。组合逻辑电路的竞争-冒险是由于()引起的
  • N个触发器可以构成能寄存()位二进制数码的寄存器。

    N个触发器可以构成能寄存()位二进制数码的寄存器。数字逻辑电路中的1和0可以代表()根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。矩形脉冲是典型的数字信号,下列电路能够输出矩形
  • 下列逻辑电路中为时序逻辑电路的是()。

    下列逻辑电路中为时序逻辑电路的是()。能实现从多个输入端中选出一路作为输出的电路称为()。描述触发器的逻辑功能的方法有()。在公式法化简逻辑函数时常用()。A.变量译码器B.加法器C.数码寄存器D.数据选择器
  • 一位8421BCD码计数器至少需要()个触发器。

    一位8421BCD码计数器至少需要()个触发器。PLD(可编程逻辑器件)属于()电路。译码是编码的逆过程,译码器的输出可以是().常见的译码器有哪几种。()根据计数器中各触发器状态更新的情况不同,将计数器分为()
  • 在下列触发器中,有约束条件的是()。

    在下列触发器中,有约束条件的是()。基数R=16的数制为十六进制,十六进制有()等十六个数码。在下列功能表示方法中,不适合用于表示时序逻辑电路功能的是()A.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发
  • 组合逻辑电路的分析步骤是()。1、根据最简输出函数表达式画出

    集成密度最高的是()。在下列器件中,不属于PLD的器件是()。下面对或非门的功能描述正确的是()。对数字信号描述正确的有()。以下表达式中符合逻辑运算法则的是()。在用卡诺图化简逻辑函数时,下面对画圈规则
  • 下列哪一项不是组合逻辑电路消除竞争-冒险的方法()。

    可用()电路。若JK触发器的原状态为0,BCD码一般分为()两种。一个8位逐次逼近型模数转换器,若最大输入电压为+10V,则下列分析正确的是()。A.后级加缓冲电路B.接入滤波电容C.修改逻辑设计增加冗余项D.引入封锁脉
  • 一个8选1数据选择器,其地址输入(选择控制输入)端有几个()。

    一个8选1数据选择器,其地址输入(选择控制输入)端有几个()。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。要使JK触发器的输出Q从1变成0,它的输入信号JK应为();欲把不规则的输入波
  • 下列逻辑电路中,不是组合逻辑电路的是()。

    下列逻辑电路中,不是组合逻辑电路的是()。数字系统中,降低尖峰电流影响,所采取的措施是()。555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压⊿UT值为()。5级最大长度移存型计数器的产生的序列信
  • 下面对组合逻辑电路的功能特点描述错误的是()。

    下面对组合逻辑电路的功能特点描述错误的是()。组合逻辑电路消除竞争冒险的方法有()。在用数据选择器设计逻辑电路时,如果要求输入变量的个数m大于数据选择器的地址端个数n时,常用什么方法解决。()根据电路结构
  • 十进制数25用8421BCD码表示为()。

    若电源电压为VCC,控制端不外接固定电压,则其回差电压为()。已知由101级非门构成的环形振荡器的振荡周期为10.1us,这些非门的平均传输延迟时间Tpd为()ns。已知一个8位二进制D/A转换器的输出阶梯电压Vo=0.02V,则它
  • 在()输入情况下,“与非”运算的结果是逻辑0。

    在()输入情况下,“与非”运算的结果是逻辑0。既考虑本位数又考虑低位来的进位的加法称为()。可编程只读存储器PROM包含()。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1A.全加B.半加C.全减D.半减#A.EPR
  • 一位十六进制数可以用()位二进制数来表示。

    一位十六进制数可以用()位二进制数来表示。集成电路的外部特性包括电路的逻辑功能和电气特性,其中电气特性主包括()。TTL与非门由()三部分组成。下列表达式符合异或逻辑的运算规律的是()。可以用来暂时存放数
  • 三态门输出高阻状态时,下列说法不正确的是()。

    三态门输出高阻状态时,下列说法不正确的是()。多路数据选择器MUX的输入信号可以是()。卡诺图的特点是()。下列集成ADC,属于逐次比较型的有()。A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指
  • TTL集成门电路的结构框图中不包含下列哪一项()。

    TTL集成门电路的结构框图中不包含下列哪一项()。已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。已知由101级非门构成的环形振荡器的振荡周期为10.1us,这些非门的平均传输延迟时间Tpd为()ns。10
  • TTL与非门的电路图中,当输入端A、B都为高电平时,A点的电压值为

    TTL与非门的电路图中,当输入端A、B都为高电平时,A点的电压值为()。将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()。TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。
  • 下面对或非门的功能描述正确的是()。

    下面对或非门的功能描述正确的是()。同步触发器只有在同步信号到达时才按输入信号改变状态,通常把这个同步信号叫()。可檫除的可编程逻辑器件EPLD的基本逻辑单位是宏单元,它由()三部分组成。有1出1,全0出0 有0
  • 下面对或门的功能描述正确的是()。

    下面对或门的功能描述正确的是()。当发射结和集电结均正偏时,三极管工作在()状态。TTL与非门阀值电压UT的典型值是()。A.有1出1,全0出0B.有0出0,全1出1C.有1出0、全0出1D.有0出1,全1出0#放大 饱和# 截止 倒置0.
  • 半导体三极管用作开关元件时工作在哪两个区域()

    半导体三极管用作开关元件时工作在哪两个区域()可以用来暂时存放数据的器件是()。单极性集成电路包括()A.饱和区和放大区B.放大区和截止区C.饱和区和截止区D.集电区和发射区A.计数器B.寄存器C.全加器D.序列信号
  • 下面对与门的功能描述正确的是()。

    下面对与门的功能描述正确的是()。既考虑本位数又考虑低位来的进位的加法称为()。数制是人们对数量计数的一种统计规则,在数字系统中广泛采用的是()A.有1出1,全0出0B.有0出0,全1出1C.有1出0、全0出1D.有0出1,全
  • ispLSI器件中的GLB是指()。

    ispLSI器件中的GLB是指()。某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5v电源端的电流为16mA,该TTL与非门的功耗为()mW。欲把不规则的输入波形变换为幅度与
  • PLA是指()。

    PLA是指()。利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。555构成的多谐振荡器中,还可通过改变()端电压值使振荡周期改变。数字逻辑电路中的1和0可以代表()描述触发器的逻辑功能的方法有()。时序逻
  • 用PLA进行逻辑设计时,应将逻辑函数表达式变换成()式。

    用PLA进行逻辑设计时,应将逻辑函数表达式变换成()式。数字电路中的1和0可以代表()。下列表达式符合异或逻辑的运算规律的是()。A/D转换器按照转换速度由高到低可分为哪三种类型()。关于JK触发器正确的表述是
  • 在下列器件中,不属于PLD的器件是()。

    在下列器件中,不属于PLD的器件是()。处理()的电子电路是数字电路。数字系统中,降低尖峰电流影响,所采取的措施是()。常用的D/A转换电路是()。用二进制码表示指定离散电平的过程称为()。数制是人们对数量计
  • PLD(可编程逻辑器件)属于()电路。

    PLD(可编程逻辑器件)属于()电路。主从JK触发器是()。由10级触发器构成的二进制计数器,其模值为()。欲把不规则的输入波形变换为幅度与宽度都相同的矩形脉冲,应选择()电路。TTL集成门电路的结构框图中不包含
  • 不属于PLD基本结构部分的是()。

    不属于PLD基本结构部分的是()。逻辑代数的反演规则是指将函数L中(),就可以得到L的反函数常见的译码器有哪几种。()矩形脉冲是典型的数字信号,下列电路能够输出矩形脉冲的是()。A.与门阵列B.或门阵列C.与非门
  • 逻辑器件()属于非用户定制电路。

    逻辑器件()属于非用户定制电路。三极管开关电路中,影响开关速度的主要囚素是()。可编程(与、或阵列皆可编程)的可编程逻辑器件有()。在逐次逼近型A/D转换器的组成部分中()模/数转换器的基本原理是通过比较
  • 在A/D转换器中,已知是量化单位,若采用“有舍有取”方法划分量化

    在A/D转换器中,已知是量化单位,若采用“有舍有取”方法划分量化电平,则量化误差为()。高密度可编程逻辑器件中具有硬件加密功能的器件是()。可编程(与、或阵列皆可编程)的可编程逻辑器件有()。逻辑电路按其功能
  • 已知Tcp是8位逐次渐近型A/D转换器的输入时钟周期,则完成一次转

    已知Tcp是8位逐次渐近型A/D转换器的输入时钟周期,则完成一次转换需要的时间是()Tcp。不属于CMOS逻辑电路优点的提法是()。用集成计数器设计n进制计数器时,不宜采用()方法。下列触发器中,下面对最大项性质的描
  • 若一个10位二进制D/A转换器的满刻度输出电压为Vomax=10.23V,

    当输入D=(1100000010)2时,输出电压为()V。数字电路中,应用()电路。用反馈复位法来改变由8位二进制加法计数器的模值,可以实现()模值范围的计数器。触发器是构成记忆功能部件的基本器件,它具有哪些特点。()A
  • 若一个10位二进制A/D转换器的基准电压VREF=—10.24V,则当输入

    若一个10位二进制A/D转换器的基准电压VREF=—10.24V,F=1的状态共有()个。TTL与非门构成的单稳态电路中,其定时元件R应满足()条件。555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压⊿UT值为()。H
  • 在下列A/D转换器类型中,转换速度最快的是()转换器。

    在下列A/D转换器类型中,转换速度最快的是()转换器。已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。在逐次渐近型A/D转换器的组成部分中()。存储6位二进制信息要()个触发器。下列器件的输出电
  • 已知一个8位二进制D/A转换器的输出阶梯电压Vo=0.02V,则它的最

    已知一个8位二进制D/A转换器的输出阶梯电压Vo=0.02V,则它的最大输出电压为()V。把模拟量转换成为相应数字量的转换器件称为()。为实现数据传输的总线结构,要选用()门电路。用555定时器构成的施密特触发器,若电
  • 已知一个3位十进制(DCB编码)D/A转换器的输出阶梯电压Vo=0.02V

    已知一个3位十进制(DCB编码)D/A转换器的输出阶梯电压Vo=0.02V,则它的最大输出电压为()V。若将输入脉冲信号延迟一段时间后输出,应用()电路。下面对与门的功能描述正确的是()。脉冲整形电路没有()。A/D转换
  • 常用的A/D转换电路是()A/D转换器。

    常用的A/D转换电路是()A/D转换器。硅开关二极管导通时的正向压降为()。取样—保持器按一定取样周期把时域上连续变化的信号变为时域上()信号。用二进制码表示指定离散电平的过程称为()。在数字系统中,表示机器
  • 一个倒T网络的10位D/A转换器的最小输出电压为0.01V,则当D=(1

    一个倒T网络的10位D/A转换器的最小输出电压为0.01V,则当D=(1100000100)2时,对应的输出电压Vo为()V。门电路输人端对地所接电阻R≤ROF时.相当于此端()。在下列器件中,不属于PLD的器件是()。一位8421BCD码计
  • 10位二进制A/D转换器的分辨率是()。

    10位二进制A/D转换器的分辨率是()。最常用的BCD码是()。数字系统中,常用()电路.将输入脉冲信号变为等幅等宽的脉冲信号。用8级触发器可以记忆()种不同的状态。构成模值为256的二进制计数器,需要()级触发器
  • 在A/D转换器电路中,若输入信号的最大频率为10kHz,则取样脉冲

    在A/D转换器电路中,若输入信号的最大频率为10kHz,则取样脉冲的频率至少应大于()kHz。TTL与非门构成的单稳态电路中,其定时元件R应满足()条件。从电路结构上看,时序电路必须含有()。下列触发器中,没有约束条件
490条 1 2 ... 5 6 7 8 9 10 11 12 13
@2019-2025 必典考网 www.51bdks.net 蜀ICP备2021000628号 川公网安备 51012202001360号