必典考网
查看所有试题
  • 逻辑表达式Y=AB可以用()实现。

    逻辑表达式Y=AB可以用()实现。某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。门电路与RC元件构成的多谐振踌器电路中,随着电容C充电,放电,受控门的输入电压uI随之上升、下降
  • 将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量

    将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()。在组合逻辑电路的常用设计方法中,可以用()来表示逻辑抽象的结果。组合逻辑电路的设计过程除了逻辑抽象还包含()同步计数器的分析
  • CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。

    CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。555构成的多谐振荡器电路中、当R1=R2时,欲使输出占空比约为50%,最简单的办法是()。在各种显示器件中,()的功耗是最小的。设计一个能存放8位二进制代码
  • 一个无符号10位数字输入的DAC,其输出电平的级数为()。

    一个无符号10位数字输入的DAC,其输出电平的级数为()。欲把一脉冲信号延迟8个TCP后愉出,宜采用()电路。在TTL集成与非门中,多发射极晶体管T1的主要作用是()。欲把正弦波变换为同频率的矩形波,应选择()电路。下
  • TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。

    TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。74LS138有()个译码输入端和()个译码输出端。在系统可编是指:对位于()的可编程逻辑器件进行编程。对同一逻辑门电路,分别使用正逻辑和负逻辑表示
  • 一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻

    一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为()。若将输入脉冲信号延迟一段时间后输出,应用()电路。三极管开关电路的可靠工作条件是()。如下设备中,()一定要用到A/D转换器。A.4KΩB.5KΩC.1
  • 以下电路中可以实现“线与”功能的有()。

    以下电路中可以实现“线与”功能的有()。数字系统中,能自行产生矩形波的电路是()。若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则激励函数JK的值应是()。由3级触发器构成的环型和扭环型计数器的计数模值依
  • 三态门输出高阻状态时,()是正确的说法。

    三态门输出高阻状态时,()是正确的说法。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。在下列器件中,不属于时序逻辑电路的是()。已知由101级非门构成的环形振荡器的振荡周期为10.1us,
  • 以下四种转换器,()是A/D转换器且转换速度最高。

    以下四种转换器,若以Q3作进位,则其周期和脉冲宽度是()。在下列A/D转换器类型中,转换速度最快的是()转换器。边沿式D触发器是一种()稳态电路。PAL的结构是()。基本RS触发器可用于()。触发器是构成记忆功能
  • 与TTL电路相比,CMOS电路的特点是()

    与TTL电路相比,CMOS电路的特点是()已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3作进位,则其周期和脉冲宽度是()。单稳态触发器可用来()。将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过
  • 三极管作为开关使用时,要提高开关速度,可()。

    三极管作为开关使用时,要提高开关速度,可()。不属于A/D转换器电路组成部分的电路是()。十进制数25用8421BCD码表示为()。在下列功能表示方法中,不适合用于表示时序逻辑电路功能的是()可以用来暂时存放数据的
  • 以下电路中不能用于总线应用的有()。

    以下电路中不能用于总线应用的有()。CMOS系列产品中,工作速度低于74系列TTL的是()系列。七段译码器74LS47的输入是4位(),输出是七段反码。能够比较方便构成顺序脉冲信号发生器的电路是()。已知Tcp是8位逐次渐
  • 将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过

    将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()。TTL与非门高电平输出电流IOH的参数规范值是()·半导体数码管的每个显示线段都是由()构成的。下列TTL非门输入端的接法为低电平的是()
  • A/D转换器的误差()。

    A/D转换器的误差()。以下可编程逻辑器件中,集成密度最高的是()。10位二进制A/D转换器的分辨率是()。对TTL或门多余输入端的处理,正确的是()逻辑代数的反演规则是指将函数L中(),就可以得到L的反函数在用数据
  • PAL的结构是()。

    PAL的结构是()。3位十进制(BCD编码)D/A转换器的分辨率是()。在CMOS类门中,对未使用的输入端应()数字电路的特点是()。可以用来暂时存放数据的器件是()能实现数字量到模拟量转换的器件有()。A.PAL的或
  • 下列器件的输出电路可编程的是()。

    下列器件的输出电路可编程的是()。下列触发器中,有约束条件的是()。DAC0832根据其6个控制信号的不同连接方式,有()三种工作方式。直接比较型ADC是将输入的模拟信号直接与参考电压比较,进而转换为输出的数字量,
  • 可重复编程的可编程器件有()。

    可重复编程的可编程器件有()。TTL与非门的电路图中,当输入端A、B都为高电平时,A点的电压值为()。TTL与非门由()组成。双极性集成电路包括。()下面对异步计数器中“异步”的说法错误的是()。一个8位逐次逼近型
  • 可编程逻辑阵列PLA可以实现用()表示的逻辑电路。

    可编程逻辑阵列PLA可以实现用()表示的逻辑电路。三极管开关电路中,影响开关速度的主要囚素是()。PAL的结构是()。TTL与非门输入级的多发射三极管可完成()。组合逻辑电路分析步骤除了根据给定的逻辑图写出输出
  • CUPL语言中$是什么运算符()。

    CUPL语言中$是什么运算符()。TTL与非门低电平输出电流IOL的参数规范值是()。在下列触发器中,有约束条件的是()。与运算符 或运算符 异或运算符# 求补运算符20uA 40uA 1.6mA 16mA#A.主从JK触发器B.主从D触发器C.
  • PLD的结构不包括()。

    PLD的结构不包括()。逻辑函数与⊙满足()关系。用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。存储6位二进制信息要()个触发器。下列触发器中,没有约束条件的是()。下列器件中,()属于组合逻辑电
  • 在权电阻型D/A转换器中()。

    在权电阻型D/A转换器中()。基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。集电极开路门的英文缩写为OC门,工作时必须外加()。三态门的输出端状态包括()。74LS138是()。常见的多谐振荡
  • 可编程(与、或阵列皆可编程)的可编程逻辑器件有()。

    可编程(与、或阵列皆可编程)的可编程逻辑器件有()。2005个1连续异或的结果是()。利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。把代码的特定含义翻译出来的过程称为()。组合逻辑电路的设计过程除了
  • 以下各电路中,()可以产生脉冲定时。

    以下各电路中,()可以产生脉冲定时。可以用来暂时存放数据的器件是()。以下电路中可以实现“线与”功能的有()。下列触发器具有约束条件的是()。A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谢振荡器A
  • 用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回

    用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。如需要判断两个二进制数的大小或相等,可以使用()电路。施密特触发器的固有性能指标是()。A.3.33VB.5VC.6.66VD.10VA.译码器B.编码器C.
  • 一个无符号8位数字量输入的DAC,其分辨率为()位。

    一个无符号8位数字量输入的DAC,其分辨率为()位。555构成的多谐振荡器电路中、当R1=R2时,欲使输出占空比约为50%,最简单的办法是()。在权电阻网络、T型和倒T型等类型D/A转换器中,倒T型D/A转换器动态过程输出端
  • D/A转换器可比做()。

    D/A转换器可比做()。三极管开关电路中,影响开关速度的主要囚素是()。下列元件是单极性元件的有()。A.计数器B.编码器C.模拟式电压表D.数字式电位器A.tDB.tRC.tSD.tFA.晶体二极管B.晶体三极管C.MOS晶体管D.电阻#
  • PLD开发系统不需要()。

    PLD开发系统不需要()。以下电路中不能用于总线应用的有()。基数R=8的数制为八进制,下列数码属于八进制数的数码是()。组合逻辑电路分析步骤除了根据给定的逻辑图写出输出函数表达式还有()。A.计算机B.烧录器
  • 同步计数器和异步计数器比较,同步计数器的显著优点是()。

    同步计数器和异步计数器比较,同步计数器的显著优点是()。组合电路设计的结果一般是要得到()。数字系统中,能自行产生矩形波的电路是()。一个触发器可记录一位二进制代码,它有()个稳态。同步时序电路和异步时
  • 存储6位二进制信息要()个触发器。

    存储6位二进制信息要()个触发器。下列触发器中,没有约束条件的是()。既克服了空翻问题,又无一次变化问题的常用集成触发器有()。具有保持记忆功能的触发器是()。A.2B.4C.6D.8A.基本RS触发器B.主从RS触发器C.
  • 一个触发器可记录一位二进制代码,它有()个稳态。

    一个触发器可记录一位二进制代码,它有()个稳态。如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空翻。同步计数器和异步计数器比较,同步计数器的显著优点是()。把一个五进制计数器与一个四进制计数
  • 边沿式D触发器是一种()稳态电路。

    边沿式D触发器是一种()稳态电路。组合电路设计的结果一般是要得到()。高密度可编程逻辑器件通常集成规模大于()门。在系统可编是指:对位于()的可编程逻辑器件进行编程。下列逻辑电路中,不是组合逻辑电路的是
  • 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存

    8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。TTL与非门电压传输特性曲线分为()逻辑函数的表示方法中具有唯一性的是()。一
  • TTL定时器型号的最后几位数字为()。

    TTL定时器型号的最后几位数字为()。用不同数制的数字来表示2005,位数最少的是()。在设计过程中,逻辑函数化简的目的是()。集成触发器有()3种结构。描述触发器逻辑功能的方法有()。DAC0832是常用的集成DAC芯
  • 多谐振荡器可以产生()。

    多谐振荡器可以产生()。以下可编程逻辑器件中,集成密度最高的是()。下列门电路工作速度最快的一种是()。三态门输出高阻状态时,下列说法不正确的是()。集成电路的逻辑功能一般可用()等方式来表示。A.正弦波
  • 555定时器不可以组成()。

    555定时器不可以组成()。TTL电路中,能实现“线与”逻辑()。利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。取样—保持器按一定取样周期把时域上连续变化的信号变为时域上()信号。为实现数据传输的总线结
  • 某电视机水平—垂直扫描发生器需要一个分频器将31500HZ的脉冲转换

    某电视机水平—垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。数字系统中,常用()电路,将输入缓变信号变为矩形脉冲信号。555集成定时器构成的施密特触发器,当
  • 同步时序电路和异步时序电路比较,其差异在于后者()。

    同步时序电路和异步时序电路比较,其差异在于后者()。下面对TTL和CMOS集成电路描述错误的是()。基数R=16的数制为十六进制,十六进制有()等十六个数码。基本RS触发器具有()。模/数转换器的基本原理是通过比较
  • 下列触发器中,没有约束条件的是()。

    下列触发器中,没有约束条件的是()。同步计数器的分析步骤一般包含()。边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP()时的输入逻辑状态。A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器
  • 下列触发器中,存在空翻现象的有()。

    下列触发器中,存在空翻现象的有()。可重复编程的可编程器件有()。一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为()。对555时基电路的描述正确的是()A.边沿D触发器B.主从RS触发器C.同步RS触
  • 石英晶体振荡器的突出优点是()。

    石英晶体振荡器的突出优点是()。只考虑本位数而不考虑低位来的进位的器件称为()。集成电路的逻辑功能一般可用()等方式来表示。以下表达式中符合逻辑运算法则的是()。A.速度快高B.电路简单C.振荡频率稳定D.输
490条 1 2 ... 4 5 6 7 8 9 10 ... 12 13
@2019-2025 必典考网 www.51bdks.net 蜀ICP备2021000628号 川公网安备 51012202001360号