必典考网
查看所有试题
  • 一个振荡器电路中晶振元件的标称频率是6MHz,电容为30pF,则该电

    一个振荡器电路中晶振元件的标称频率是6MHz,电容为30pF,则该电路输出信号的频率是()MHz。已知Y=A+BC,则下列说法正确的是()。若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为()位。利用2个74LS138和1个非
  • 四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲

    四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号。如图12-1所示,3条输出线A0~A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别
  • R-S触发器的基本性质是()。

    R-S触发器的基本性质是()。十进制数0.25转换为二进制数为()。能够起到定时作用的触发器是()。用触发器组成12进制数计数器,至少应用触发器的个数为()个。在异步二进制计数器中,从0开始计数,当十进制数为60时
  • 如果异步二进制计数器的触发器个数为10个,则计数状态有()种。

    如果异步二进制计数器的触发器个数为10个,则计数状态有()种。三态输出门可用于()。关于可编程逻辑阵列PLA,下列说法正确的是()。结构体中的变量应在VHDL程序中()部分给予说明。20 200 1000 1024#"线与"逻辑电
  • 在异步二进制计数器中,从0开始计数,当十进制数为60时,需要触

    在异步二进制计数器中,从0开始计数,当十进制数为60时,需要触发器的个数为()个。二进制数1000.001转换为十进制数为()。四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号。VHDL中的各种逻辑运
  • 用触发器组成12进制数计数器,至少应用触发器的个数为()个。

    用触发器组成12进制数计数器,至少应用触发器的个数为()个。有一个8位D/A转换器,设它的满度输出电压为25.5V,当输入数字量为11101101时,输出电压为()V。一个8位的单极性D/A转换器,最小分辨电压△U=0.1V,则其满
  • 一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,经过

    时钟脉冲频率为1kHz,经过()ms可以转换为4位并行数据输出。1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,则应有()个存储单元,若输出位数为n位,数字信号的最低位发生变化,应选用()位的A/D转换器。在VHDL语
  • 关于可编程逻辑阵列PLA,下列说法正确的是()。

    关于可编程逻辑阵列PLA,下列说法正确的是()。555定时器构成的施密特触发器其回差电压为()。PLA结构是与门阵列固定连接,而或门阵列可编程 PLA结构是或门阵列固定连接,而与门阵列可编程 PLA结构是与门阵列和或门阵
  • 增加单稳态触发器的定时电阻R的值可以使输出脉冲的()。

    增加单稳态触发器的定时电阻R的值可以使输出脉冲的()。已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式为()。用触发器组成12进制数计数器,至少应用触发器的个数为()个。用555定时器构成的单稳态
  • 一片存储容量为8K的只读存储器ROM芯片应该有()条地址线。

    一片存储容量为8K的只读存储器ROM芯片应该有()条地址线。下列逻辑代数基本运算关系式中不正确的是()。从信息的存储情况分类,存储器可以分为()两大类。ROM可以用来存储程序、表格和大量固定数据,但它不可以用来
  • 从信息的存储情况分类,存储器可以分为()两大类。

    从信息的存储情况分类,存储器可以分为()两大类。函数Y=ABC+A+ADE(F+G)的最简式为()。555定时器构成的施密特触发器其回差电压为()。脱落酸、赤霉素和类胡萝卜素都是由()单位构成的。ROM和RAM# EPROM和PROM
  • 如果一个半导体存储器中有m位地址线,则应有()个存储单元,若

    如果一个半导体存储器中有m位地址线,则应有()个存储单元,若输出位数为n位,则其存储容量为()位。五变量的卡诺图中共有最小项数为()个。在VHDL语言中,ARCHITECTURE中的语句都是()执行的语句。TTL与非门输入短
  • 若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为()位

    若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为()位。二进制数1000.001转换为十进制数为()。下列说法错误的是()。如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0~A2。当GS为0时编码器输
  • 能够起到定时作用的触发器是()。

    能够起到定时作用的触发器是()。增加单稳态触发器的定时电阻R的值可以使输出脉冲的()。R-S触发器的基本性质是()。A/D转换器的转换过程分为()4个步骤。脱落酸、赤霉素和类胡萝卜素都是由()单位构成的。7系
  • 如图12-2所示,数码比较器74LS85可以比较两个4位二进制数A和B的

    如图12-2所示,数码比较器74LS85可以比较两个4位二进制数A和B的大小。当A为A3A2A1A0=1001时,下列说法正确的是()。BCD码(01010010)转换为十进制数为()。一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,
  • 显示译码器7447驱动共阴极LED显示器。当7447的输入端D、C、B、A

    LED显示器显示的数字应为()。对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为()。从信息的存储情况分类,设它的满度输出电压为25.5V,当输入数字量为11101101时,输出电压为()V。将一个最大幅值为5V
  • 如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0

    如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0~A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。能够起到定时作用的触发器
  • A*B*B**C=()。

    A*B*B**C=()。五变量的卡诺图中共有最小项数为()个。用触发器组成12进制数计数器,至少应用触发器的个数为()个。若停电数分钟后恢复供电,()中的信息能够保持不变。B C 1 0#10 16 64 32#2 3 4# 5RAM COMP ROM#
  • 1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7

    1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。若ROM有13根地址输入线,则该ROM的容量为()位。在异步二进制计数器中,从0开始计数,当十进制数为60时,需要触发器的个数为()个。用5
  • 已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式

    已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式为()。A*B*B**C=()。一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,经过()ms可以转换为4位并行数据输出。单稳态触发器中最重要的参数是
  • 五变量的卡诺图中共有最小项数为()个。

    五变量的卡诺图中共有最小项数为()个。下列说法正确的是()。n位二进制计数器,在计数过程中,经历的独立状态数为()个。关于可编程逻辑阵列PLA,设它的满度输出电压为25.5V,输出电压为()V。在VHDL程序中,()可
  • 函数Y=ABC+A+ADE(F+G)的最简式为()。

    函数Y=ABC+A+ADE(F+G)的最简式为()。已知Y=A+BC,则下列说法正确的是()。有一个8位D/A转换器,设它的满度输出电压为25.5V,当输入数字量为11101101时,输出电压为()V。若停电数分钟后恢复供电,()中的信息能
  • 三态输出门可用于()。

    三态输出门可用于()。利用2个74LS138和1个非门,可以扩展得到1个()线译码器。"线与"逻辑电路 "线或"逻辑电路 总线传输电路# 功率驱动电路2-4 3-8 4-16# 无法确定
  • 下列说法错误的是()。

    下列说法错误的是()。如图12-2所示,数码比较器74LS85可以比较两个4位二进制数A和B的大小。当A为A3A2A1A0=1001时,下列说法正确的是()。脱落酸、赤霉素和类胡萝卜素都是由()单位构成的。基本RS触发器的输入直接
  • 已知Y=A+BC,则下列说法正确的是()。

    已知Y=A+BC,则下列说法正确的是()。十进制数0.25转换为二进制数为()。下列说法正确的是()。如图12-1所示,3条输出线A0~A2。当GS为0时编码器输出有效,则输出A2、A1、A0的状态分别为()。在VHDL语言中,ARCHITE
  • 下列逻辑代数基本运算关系式中不正确的是()。

    下列逻辑代数基本运算关系式中不正确的是()。用触发器组成12进制数计数器,至少应用触发器的个数为()个。一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,经过()ms可以转换为4位并行数据输出。结构体中
  • 对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为

    对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,IB、IC、β之间的关系为()。下列说法错误的是()。一个4位串行数据,经过()ms可以转换为4位并行数据输出。施密特触发器的主要功能是()。已知TTL门的UH=3.6V
  • 有三个输入端的或非门电路,要求输出高电平,其输入端应是()。

    有三个输入端的或非门电路,在计数过程中,经历的独立状态数为()个。1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,则应有()个存储单元,则其存储容量为()位。从信息的存储情况分类,存储器可以分为()两大类
  • n位二进制计数器,在计数过程中,经历的独立状态数为()个。

    n位二进制计数器,在计数过程中,经历的独立状态数为()个。若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为()位。从信息的存储情况分类,存储器可以分为()两大类。关于可编程逻辑阵列PLA,下列说法正确的是
  • 晶体三极管工作在深饱和区时,IB、IC、β之间的关系为()。

    IB、IC、β之间的关系为()。下列逻辑代数基本运算关系式中不正确的是()。下列说法错误的是()。如图12-1所示,优先权编码器74148有8条输入线0~7,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A
  • 下列说法正确的是()。

    下列说法正确的是()。已知Y=A+BC,最小分辨电压△U=0.1V,则其满度输出电压为()V。电可擦除的PROM器件是()一个触发器可以有一个输出端,也可以有两个输出端 触发器两个输出端的电平可以相同,也可以相反 时钟信号
  • BCD码(01010010)转换为十进制数为()。

    BCD码(01010010)转换为十进制数为()。十六进制数905FH转换为二进制数为()。有三个输入端的或非门电路,要求输出高电平,其输入端应是()。用555定时器构成的单稳态电路如图12-3所示。已知电源电压V=10V,R=33kΩ,
  • 十进制数86转换为BCD码应为()。

    十进制数86转换为BCD码应为()。已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式为()。1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。基本RS触发器的输入直接控制
  • 十六进制数905FH转换为二进制数为()。

    十六进制数905FH转换为二进制数为()。十进制数315转换为二进制数为()。晶体三极管工作在深饱和区时,IB、IC、β之间的关系为()。施密特触发器的主要功能是()。脱落酸、赤霉素和类胡萝卜素都是由()单位构成的
  • 十进制数0.25转换为二进制数为()。

    十进制数0.25转换为二进制数为()。对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为()。从信息的存储情况分类,存储器可以分为()两大类。00000000.01# 00100010.1 00000000.001 00100010.001与非门
  • 二进制数1000.001转换为十进制数为()。

    二进制数1000.001转换为十进制数为()。n位二进制计数器,经历的独立状态数为()个。函数Y=ABC+A+ADE(F+G)的最简式为()。已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式为()。如图12-2所示,
  • 十进制数315转换为二进制数为()。

    十进制数315转换为二进制数为()。有三个输入端的或非门电路,要求输出高电平,其输入端应是()。关于可编程逻辑阵列PLA,下列说法正确的是()。结构体(ARCHITECTURE)用于描述设计单元的()在VHDL语言中,ARCHITEC
77条 1 2 下一页
必典考试
@2019-2025 必典考网 www.51bdks.net 蜀ICP备2021000628号 川公网安备 51012202001360号