查看所有试题
- 脱落酸、赤霉素和类胡萝卜素都是由()单位构成的。7系列EPROM存储的数据是()可擦除的。异戊二烯#
氨基酸
不饱和脂肪酸
甲瓦龙酸不
电
紫外线#
融断器
- 三态输出门可用于()。A*B*B**C=()。"线与"逻辑电路
"线或"逻辑电路
总线传输电路#
功率驱动电路B
C
1
0#
- 1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。以下代码中为无权码的为()。0、0
0、1
1、0
1、1#8421BCD码
2421BCD码
余三码#
- n位二进制计数器,在计数过程中,经历的独立状态数为()个。如果一个半导体存储器中有m位地址线,则应有()个存储单元,若输出位数为n位,则其存储容量为()位。n
2n
2n#
2n-1m;m×n
2m;2n
2m;2n
2m;2m×n#
- 如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0~A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。如果把D触发器的输出Q反馈
- 已知Y=A+BC,则下列说法正确的是()。要使JK触发器的输出Q从1就成0,它的输入信号JK就为()。当A=0、B=1、C=0时,Y=1
当A=0、B=0、C=1时,Y=1
当A=1、B=0、C=0时,Y=1#
当A=1、B=0、C=0时,Y=000
01#
10
无法确定
- 四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号。0
1#
2
4
- A*B*B**C=()。TTL与非门阈值电压UT的典型值是()B
C
1
0#0.4V
1.4V#
2V
2.4V
- 二进制数1000.001转换为十进制数为()。四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号。8.125#
10.5
10.125
8.50
1#
2
4
- 三态输出门可用于()。"线与"逻辑电路
"线或"逻辑电路
总线传输电路#
功率驱动电路
- 结构体(ARCHITECTURE)用于描述设计单元的()结构体中的变量应在VHDL程序中()部分给予说明。行为、元件及连接关系#
元件、子程序、公用数据类型
名称和端口的引脚等
可编译的设计单元#结构体对应的实体的端口表
- 如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0~A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。增加单稳态触发器的定时电
- 有三个输入端的或非门电路,要求输出高电平,其输入端应是()。在VHDL语言中,不同类型的数据是()的。全部为高电平
至少一个端为低电平
全部为低电平#
至少一个端为高电平可以进行运算和直接代入
不能进行运算和直接
- 在VHDL语言中,信号赋值语句使用的代入符是()()在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。=
:=
<=#
==三态门#
TTL与非门
OC门
- 关于可编程逻辑阵列PLA,下列说法正确的是()。用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。PLA结构是与门阵列固定连接,而或门阵列可编程
PLA结构是或门阵列固定连接,而与门阵列可编程
PLA结构是与门
- 三态输出门可用于()。如图12-1所示,优先权编码器74148有8条输入线0~7,3条输出线A0~A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。"线
- 7系列EPROM存储的数据是()可擦除的。不
电
紫外线#
融断器
- 结构体(ARCHITECTURE)用于描述设计单元的()用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。行为、元件及连接关系#
元件、子程序、公用数据类型
名称和端口的引脚等
可编译的设计单元#非门
与非门#
- 增加单稳态触发器的定时电阻R的值可以使输出脉冲的()。以下代码中为无权码的为()。宽度增加#
幅度减小
幅度增加
宽度减小8421BCD码
2421BCD码
余三码#