查看所有试题
- 数字系统中,常用()电路.将输入脉冲信号变为等幅等宽的脉冲信号。移位寄存器的工作方式主要有()。下列器件中,属于PLD器件的是()。A.施密特触发器B.单稳态触发器C.多谐振荡器D.集成定时器A.串行输入,并行输出B.
- 数字系统中,能自行产生矩形波的电路是()。门电路输人端对地所接电阻R≤ROF时.相当于此端()。在对频率稳定性要求高的场合,普遍采用()振荡器。十进制数25用8421BCD码表示为()。计数器是时序逻辑电路的典型电路
- 数字系统中,常用()电路,将输入缓变信号变为矩形脉冲信号。基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固定电压,则其上限阈
- 三态寄存器的()信号无效时,寄存器输出为高阻状态。三态门输出高阻状态时,下列说法不正确的是()。根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。DAC0832根据其6个控制信号的不同连
- 维持阻塞型D触发器的状态由CP()时D的状态决定。数字系统中,能自行产生矩形波的电路是()。把数字量转换成为相应模拟量的过程称()。已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。BCD码是用于
- 主从JK触发器Q的状态是在时钟脉冲CP()发生变化。主从JK触发器是()。十进制数25用8421BCD码表示为()。把构成门电路的基本元件制作在一小片半导体芯片上,就构成集成电路,根据制造工艺的不同,把数字集成电路分为
- 如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空翻。数制是人们对数量计数的一种统计规则,在数字系统中广泛采用的是()组合逻辑电路的特点是()。边沿结构的集成触发器包括().直接比较型ADC是将
- 如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是()。硅开关二极管导通时的正向压降为()。3位十进制(BCD编码)D/A转换器
- 要使JK触发器的输出Q从1变成0,它的输入信号JK应为();顺序加工控制系统的控制时序可用()电路实现。A/D转换器的误差()。CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。既克服了空翻现象,又无一次变
- 基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。输出端可直接连在一起实现“线与”逻辑功能的门电路是()。用反馈复位法来改变由8位十进制加法计数器的模值,可以实现()模值范围的计数器。半
- 某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。如需要判断两个二进制数的大小或相等,可以使用()电路。下列表达式符合或运算的运算规律是()。下列电路属于无稳态电路的是
- 同步RS触发器的两个输入信号RS为00,它的RS应为()。欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用十进制集成计数器,则它的最大输出电压为()V。PLD的结构不包括()。单极性集成电路包括()A.00B.01C.l0D.11(3,6
- 功能块电路内部一般是由()组成。用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。设计一个能存放8位二进制代码的寄存器,十六进制有()等十六个数码。一个逻辑函数以最大项之积表示的形式是唯一的,下面
- 与4位串行进位加法器比较,使用超前进位全加器的目的是()。D/A转换器可比做()。数值比较器有哪几种输出结果。()555定时器可以组成()。只可进行一次编程的可编程器件有()。如下设备中,()一定要用到A/D转换
- 寄存器输出为高阻状态。数字系统中,若以Q3作进位,则其周期和脉冲宽度是()。BCD码分为有权码和无权码两种,虽然它们的性能指标是有差异的。但是它们具有()的共同点。单稳态触发器工作特性具有的显著特点是()。下
- 七段译码器74LS47的输入是4位(),输出是七段反码。组合逻辑电路的设计过程除了逻辑抽象还包含()既克服了空翻问题,又无一次变化问题的常用集成触发器有()。计数器是时序逻辑电路的典型电路,它可用来()。A.二进
- 用原码输出的译码器实现多辅出逻辑函数,需要增加若于个()。集成D/A转换器不可以用来构成()。常用的A/D转换电路是()A/D转换器。一个触发器可记录一位二进制代码,它有()个稳态。逻辑代数的反演规则是指将函数
- 可以扩展得到1个()线译码器。组合电路分析的结果是要获得()。如果晶体三极管的(),则该管工作于饱和区。TTL集成门电路输出级一般采用()输出形式。下列TTL非门输入端的接法为高电平的是()。求一个逻辑函数F
- 74LS138有()个译码输入端和()个译码输出端。TTL与非门低电平输出电流IOL的参数规范值是()。多路数据选择器MUX的输入信号可以是()。改变()之值不会影响555构成单稳态触发器的定时时间tw。能完成两个l位二进
- 10—4线优先编码器允许同时输入()路编码信号。如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。把代码的特定含义翻译出来的过程称为()。由10级触发器构成的二进制计数器,其模值为()。PLA是指()
- 在设计过程中,逻辑函数化简的目的是()。把代码的特定含义翻译出来的过程称为()。用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固定电压,则其上限阈值电压为()。已知由101级非门构成的环形振荡
- 组合电路设计的结果一般是要得到()。TTL与非门阀值电压UT的典型值是()。某电视机水平—垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。逻辑函数的表示方法中
- 电源电压VDD为10V的CMOS集成模拟开关可按通幅度为()的信号。双积分A/D转换器转换时间大约在()的范围内。用来判断电路全部输入中“1”的个数奇偶性的电路称为()。由10级触发器构成的二进制计数器,其模值为()。
- 组合电路分析的结果是要获得()。主从JK触发器是()。边沿式D触发器是一种()稳态电路。基数R=8的数制为八进制,下列数码属于八进制数的数码是()。描述触发器的逻辑功能的方法有()。施密特触发器是一种特殊的
- 不属于CMOS逻辑电路优点的提法是()。两模数分别为M1和M2的计数器串接而构成的计数器,其总模数为()。脉冲整形电路没有()。下列器件的输出电路可编程的是()。A.输出高低电平理想B.电源适用范围宽C.抗干扰能力
- CMOS系列产品中,工作速度低于74系列TTL的是()系列。欲把一脉冲信号延迟8个TCP后愉出,宜采用()电路。在下列器件中,不属于时序逻辑电路的是()。74HC
74HCT
54HC
4000B#计数器
分频器
移位寄存器#
脉冲发生器A.计
- 门电路输人端对地所接电阻R≥RON时.相当于此端()。在TTL集成与非门中,多发射极晶体管T1的主要作用是()。555定时器不可以组成()。在公式法化简逻辑函数时常用()。A.接逻辑“1”B.接逻辑“0”C.接2.4V电压D.逻辑不
- 数字系统中,降低尖峰电流影响,所采取的措施是()。只考虑本位数而不考虑低位来的进位的器件称为()。设计一个能存放8位二进制代码的寄存器,需要()个触发器。同步计数器和异步计数器比较,同步计数器的显著优点是
- TTL门电路的开门电阻的典型值为()。与倒T形电阻网络DAC相比,权电流网络D/A转换器的要优点是消除了()对转换精度的影响。在下列器件中,不属于时序逻辑电路的是()。常见的多谐振荡器有()。滚动轴承的润滑要求
- 门电路输人端对地所接电阻R≤ROF时.相当于此端()。征用下列土地,须报经国务院批准()TTL门电路的开门电阻的典型值为()。组合电路设计的结果一般是要得到()。利用2个74LSl38和1个非门,可以扩展得到1个()线译
- 用三态门可以实现“总线”连接,但其“使能”控制端应为()。同步计数器的分析步骤一般包含()。A/D和D/A转换器的主要技术指标是()。模/数转换器的基本原理是通过比较的来实现,根据比较的不同方法可分为()两种类型
- TTL电路中,能实现“线与”逻辑()。以下可编程逻辑器件中,集成密度最高的是()。在下列器件中,不属于时序逻辑电路的是()。在构成D/A转换器的电路种,属于D/A转换器的组成部分的是()异或门
OC门#
TS门
与或非门A.P
- TTL与非门高电平输出电流IOH的参数规范值是()·若双积分A/D转换器第一次积分时间T1取20ms的整倍数,它便具有()的优点。在TTL集成与非门中,多发射极晶体管T1的主要作用是()。异步计数器设计时,比同步计数器设计
- 某集成电路封装内集成有4个与非门,它们输出全为高电平时,输出全为0时,测得5v电源端的电流为16mA,该TTL与非门的功耗为()mW。在设计过程中,逻辑函数化简的目的是()。欲把一脉冲信号延迟8个TCP后愉出,宜采用()电
- TTL与非门高电平输入电流IIH的参数规范值是()。数字系统中,降低尖峰电流影响,所采取的措施是()。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。高密度可编程逻辑器件中具有硬件加密功
- TTL与非门低电平输出电流IOL的参数规范值是()。已知一个3位十进制(DCB编码)D/A转换器的输出阶梯电压Vo=0.02V,则它的最大输出电压为()V。若一个10位二进制A/D转换器的基准电压VREF=—10.24V,则当输入为2.56V
- TTL与非门阀值电压UT的典型值是()。同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。在下列电路中,只有()属于组合逻辑电路。在公式法化简逻辑函数时常用()。0.4V
1.4V#
2V
2.4VA.00B.
- TIL与非门输入短路电流IIS的参数规范值是()。数字系统中,能实现精确定时的电路是()。若将输入脉冲信号延迟一段时间后输出,其差异在于后者()。TTL与非门电压传输特性曲线分为()把构成门电路的基本元件制作在
- 标准TTL门关门电平Uoff之值为()。在函数F=AB+CD的真值表中,F=1的状态共有()个。要使JK触发器的输出Q从1变成0,它的输入信号JK应为();常见的译码器有哪几种。()只可进行一次编程的可编程器件有()。下列触发
- 标准TTL门开门电平Uon之值为()。顺序加工控制系统的控制时序可用()电路实现。低密度可编程器件的代表是()。衡量A/D和D/A转换器性能优劣主要指标是()。,下列逻辑电路中为时序逻辑电路的是()。BCD码是用于